TIDEP0033, Riferimento progettuale per SPI Master con compensazione del ritardo del percorso del segnale
Caratteristica :TIDEP0033, progetto di riferimento per master SPI con compensazione del ritardo del percorso del segnale. L'unità programmabile in tempo reale all'interno del sottosistema di comunicazione industriale (PRU-ICSS) consente ai clienti di supportare funzioni critiche in tempo reale applicazioni senza ricorrere a FPGA, CPLD o ASIC. Questo progetto TI descrive l'implementazione del protocollo master SPI con compensazione del ritardo del percorso del segnale su PRU-ICSS. Supporta il protocollo di comunicazione a 32 bit dell'ADS8688 con una frequenza di clock SPI fino a 16,7 MHz
Tipo di sistema embedded :MPU
Nome di famiglia :Sitara AM437x
Processore principale :ARM Cortex-A9
applicazione :Modulo sensore I/O ;Comunicazioni industriali ;Gateway industriale - Router ;Controllori logici programmabili industriali (PLC) ;Sensori
Il nostro team amichevole vorrebbe sentirti! o inviateci un'email a [email protected]!