TIDEP0033, รีเฟอเรนซ์ดีไซน์สำหรับ SPI Master พร้อมการชดเชยความล่าช้าของเส้นทางสัญญาณ
คุณลักษณะ :TIDEP0033, โครงสร้างอ้างอิงสำหรับการชดเชยความล่าช้าของเส้นทางสัญญาณ SPI Master หน่วยประมวลผลแบบเรียลไทม์ภายในระบบสื่อสารอุตสาหกรรม (PRU-ICSS) ช่วยให้ลูกค้าสามารถรองานใช้งานที่ต้องการความเรียลไทม์ได้ โดยไม่ต้องใช้ FPGA, CPLD หรือ ASIC โครงสร้างการออกแบบของ Texas Instruments นี้อธิบายการใช้งานโปรโตคอล SPI Master พร้อมการชดเชยความล่าช้าของเส้นทางสัญญาณบน PRU-ICSS โดยรองรับโปรโตคอลการสื่อสารแบบ 32 บิตของ ADS8688 ด้วยความถี่นาฬิกา SPI สูงสุดที่ 16.7MHz
ประเภทระบบฝังตัว :หน่วยประมวลผลหลัก
นามสกุล :Sitara AM437x
โปรเซสเซอร์หลัก :ARM Cortex-A9
การใช้งาน :โมดูลเซ็นเซอร์ I/O ;ระบบสื่อสารอุตสาหกรรม ;Industrial Gateway - Router ;ตัวควบคุมตรรกะโปรแกรมอุตสาหกรรม (PLCs) ;เซ็นเซอร์
ทีมงานของเราจะยินดีที่จะได้ยินจากคุณ! หรืออีเมลเราที่ [email protected]!