TIDEP0033, รีเฟอเรนซ์ดีไซน์สำหรับ SPI Master พร้อมการชดเชยความล่าช้าของเส้นทางสัญญาณ
คุณลักษณะ :TIDEP0033, การออกแบบอ้างอิงสำหรับตัวควบคุม SPI มาสเตอร์ที่มีการชดเชยความล่าช้าของสัญญาณ (Signal Path Delay Compensation) หน่วยประมวลผลแบบเรียลไทม์ที่สามารถเขียนโปรแกรมได้ (Programmable Real-time Unit) ภายในซับซิสเต็มการสื่อสารอุตสาหกรรม (Industrial Communication Subsystem: PRU-ICSS) ช่วยให้ลูกค้าสามารถรองรับงานที่มีความสำคัญสูงด้านเวลาจริง การประยุกต์ใช้งาน โดยไม่จำเป็นต้องใช้ FPGA, CPLD หรือ ASIC ในการออกแบบของ TI นี้ อธิบายถึงการนำโปรโตคอล SPI มาสเตอร์มาใช้งานจริงบน PRU-ICSS พร้อมการชดเชยความล่าช้าของสัญญาณ โดยรองรับโปรโตคอลการสื่อสารแบบ 32 บิตของ ADS8688 ด้วยความถี่นาฬิกา SPI สูงสุดถึง 16.7 MHz
ประเภทระบบฝังตัว :หน่วยประมวลผลหลัก
นามสกุล :Sitara AM437x
โปรเซสเซอร์หลัก :ARM Cortex-A9
การประยุกต์ใช้ :โมดูลเซ็นเซอร์ I/O ;ระบบสื่อสารอุตสาหกรรม ;เกตเวย์อุตสาหกรรม - รูเตอร์ ;เครื่องควบคุมลอจิกแบบโปรแกรมได้ (PLCs) สำหรับอุตสาหกรรม ;เซ็นเซอร์
ทีมงานของเราจะยินดีที่จะได้ยินจากคุณ! หรืออีเมลเราที่ [email protected]!